获奖

当前位置: 首页» 成果展示» 获奖

成像核心部件与安全验证分中心研究生科研成果在重要国际会议上获佳绩

2017-09-06


2017年8月4日,以成像核心部件与安全验证分中心(以下简称“分中心”)研究生宫志耀同学为第一作者的学术论文“Pipeline Optimizations of Architecting STT-RAM as registers in Rad-Hard Environment”(《在抗电磁辐射环境中采用STT-RAM作为寄存器配置下的流水线优化技术研究》)荣获第14届IEEE  International Conference on Embedded Software and Systems(ICESS2017)的大会唯一最佳论文奖。ICESS是嵌入式软件及系统领域的重要国际会议,议题以嵌入式领域的新型计算思想及软件设计为中心开展学术问题研究以及工程设计实施。今年该会议在悉尼举办,承办单位为IEEE、IEEE Computer Society、IEEE Technical Committee on Scalable Computing (TCSC)以及悉尼科技大学。

该论文的通信作者为我分中心的邱柯妮副研究员,参与该论文工作的还有陈巍文同学以及北京航空航天大学“卓越百人”杨建磊特聘研究员。

为了避免恶劣环境中电磁辐射对系统的影响,论文创新性地提出利用STT-RAM特有的抗辐射特性取代传统的SRAM用作寄存器,然而STT-RAM写操作延迟长的问题会对系统的性能产生影响。本文结合“提前写终止EWT”技术,对流水线中的性能进行了详细分析,进而提出一种“读合并Read Merging”技术来减少不必要的读操作,以此优化流水线性能。实验结果表明,论文所提出的优化方法可提升68%的性能并降低75%的功耗。为电磁辐射环境的嵌入式设备提供了极有价值的设计参考。

在今年7月24日结束的第23届International Symposium on Low Power Electronics and Design (ISLPED)(低功耗电子及设计国际会议)上,以分中心硕士研究生周冬芹、陈巍文为共同第一作者的设计作品“Retention State-Aware Energy Management for Efficient Nonvolatile Processors” (《非易失处理器中基于维持态的高效能量管理策略实现》)经过层层选拔,从40多件参赛作品中脱颖而出,最终闯进决赛,与来自微软研究院、普渡大学、德州农工大学、台湾大学、日本名古屋大学、韩国KAIST研究院、北京清华大学等国际强队同台竞技,最终获得大赛最佳设计八强入围奖。此次参赛的带队老师为分中心邱柯妮副研究员,其他参与设计的合作者还有来自北京清华大学和山东大学的师生。该设计作品主要采用双电压阈值的方法,大大降低了非易失处理器系统在不稳定的自供能环境下频繁备份和恢复的开销,提高了系统能效。ISLPED设计竞赛每年协同低功耗电子领域的国际顶级会议ISLPED举办,是嵌入式设计领域的重要赛事。今年ISLPED会议在台湾大学举办,吸引了来自世界各地的学术界及工业界人士的关注。

北京成像技术高精尖创新中心一直高度重视为教师和研究生取得高水平研究成果创造条件,并建立了鼓励教师和学生积极从事科研工作的长效机制,极大地调动了师生开展科研工作的主观能动性。此次分中心研究生在国际重要会议和设计竞赛上荣获最佳论文奖和大赛设计奖,标志着高精尖中心在教师培养和学生发展方面取得了显著成果。

 

高精尖中心 供稿